Читать «BIOS. Экспресс-курс» онлайн - страница 55
Антон Викторович Трасковский
• DRAM Write Burst Timing
Смысл данной опции полностью идентичен DRAM Read Burst Timing, но речь идет о записи данных.
• Data Integrity (PAR/ECC)
Опция позволяет включить коррекцию ошибок/контроль четности. Вид контроля определяется значением параметра DRAM ECC/Parity Select.
Может принимать значения:
–
–
• EDO CAS# MA Wait State
Опция позволяет установить дополнительный такт задержки после выдачи сигнала CAS# для модулей оперативной памяти типа EDO.
Может принимать значения:
–
• EDO RAS# Wait State
Опция позволяет установить дополнительный такт задержки после выдачи сигнала RAS# для модулей оперативной памяти типа EDO.
Может принимать значения:
–
• EMS
Опция позволяет включить поддержку центральным процессором расширенной памяти спецификации EMS (Expanded Memory Specification). Применяется на компьютерах класса 286.
Может принимать значения:
–
–
• EMS Page Reg I/O Base
Опция позволяет установить адрес ввода/вывода, который будет использоваться для отображения страниц памяти спецификации EMS.
Набор значений зависит от конкретной реализации материнской платы и версии BIOS.
• FSB/SDRAM/PCI Freq. (MHz)
Опция позволяет выбрать конкретные значения частот системной шины, оперативной памяти и шины PCI, исходя из соотношения, установленного опцией FSB: SDRAM: PCI. Конкретные значения опции определяются производителями материнских плат.
• FSB: SDRAM: PCI Freq. Ratio
Опция позволяет выбрать соотношение частот системной шины, оперативной памяти и шины PCI. Данная функция имеется только в BIOS тех материнских плат, чипсет которых поддерживает асинхронную работу указанных шин (например, Intel i815e).
Может принимать значения соотношений частот системной шины, оперативной памяти и шины PCI:
– 66:100:33;
– 100:100:33;
– 133:133:33;
– 133:100:33.
Благодаря данной функции появляется возможность использования модулей памяти, рассчитанных на рабочую частоту 100 МГц, с процессором, работающим на частоте 133 МГц.
• Fast EDO Path Select
Опция позволяет использовать укороченный маршрут чтения процессором из EDO DRAM упреждающих циклов, что уменьшает время ожидания перед операцией чтения.
Может принимать значения:
–
–