Читать «BIOS. Экспресс-курс» онлайн - страница 53

Антон Викторович Трасковский

– Non-ECC — коррекция запрещена. Рекомендуется, когда на первом месте стоит скорость работы, а не стабильность.

В некоторых версиях BIOS опция может означать другую функцию и, соответственно, будет принимать значения: Parity (контроль четности) или ЕСС (коррекция ошибок).

•  DRAM ECC/Parity Select

Опция позволяет выбрать режим коррекции ошибок/контроля четности. Этот параметр содержится только в BIOS тех материнских плат, чипсет которых поддерживает модули памяти с коррекцией ошибок (например, 440HX/FX/LX), и может использоваться только при установке соответствующих модулей памяти. Изменение значения этого параметра возможно только при активации параметра Data Integrity (PAR/ECC) или аналогичного.

Может принимать значения:

– Parity — в случае возникновения ошибки на экран монитора выдается сообщение о сбое четности в памяти, и работа компьютера останавливается. Значение устанавливается по умолчанию;

– ЕСС — в случае возникновения одиночной ошибки она исправляется, и работа компьютера продолжается. В случае появления множественных ошибок работа компьютера приостанавливается с выводом на экран монитора соответствующего сообщения. При выборе этого значения скорость работы оперативной памяти замедляется примерно на 3 %.

•  DRAMInterleave Mode

Опция позволяет реализовать режим "чередования" адресов. Функция основана на предположении, что чаще всего доступ осуществляется к некоторому массиву последовательных адресов. Данный режим позволяет значительно увеличить производительность оперативной памяти. Конкретное значение выбирается в зависимости от типа применяемых модулей памяти.

Может принимать значения:

– Banks 0+1 — режим включен для банков памяти с номерами 0 и 1;

– Banks 2+3 — режим включен для банков памяти с номерами 2 и 3;

– Both — режим включен для всех имеющихся банков памяти;

– No Interleave — функция отключена.

При использовании синхронной памяти опция будет иметь название SDRAM Bank Interleave и значения: Disabled, 2 Banks и 4 Banks.

•  DRAM Page Idle Timer

Опция позволяет устанавливать время в тактах системной шины до закрытия всех открытых страниц памяти. Функция появилась еще во времена FPM-модулей и сохранила актуальность до сих пор.

Может принимать значения:

– 1T – до закрытия открытых страниц памяти выжидается один системный такт;

– 2Т — до закрытия открытых страниц памяти выжидается два системных такта;

– 4Т – до закрытия открытых страниц памяти выжидается четыре системных такта;

– 8Т — до закрытия открытых страниц памяти выжидается восемь системных тактов.

Для увеличения быстродействия устанавливаются меньшие значения задержки, но при этом возможна нестабильная работа системы. Оптимальный вариант подбирается опытным путем.

В некоторых версиях BIOS опция может называться Paging Delay или DRAMIdle Timer.

•  DRAM R/WLeadoff Timing

Опция позволяет устанавливать время доступа к оперативной памяти в зависимости от используемого модуля памяти. Если быть более точным, то устанавливается число тактов на системной шине до выполнения любых операций с памятью.